ID bài viết: 000086132 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 20/11/2015

Thiết kế HDMI 2.0 không hoạt động với tốc độ dữ liệu dưới 600 Mbps

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Khi bạn chạy thiết kế Stratix V dành cho HDMI phiên bản 2.0 (/altera/altera_hdmi/hw_demo/sv_hdmi2), thiết kế sẽ không hoạt động dành cho độ phân giải chạy ở tốc độ dữ liệu dưới 600 megabit mỗi giây (Mbps). Này sự cố là do một lỗi trong mr_rx_oversample khối trong thiết kế dừng Lõi HDMI RX từ các cấu hình khóa yêu cầu lấy mẫu quá mẫu. Chỉ vấn đề này ảnh hưởng đến thiết kế HDMI 2.0 cho Stratix V.

Độ phân giải

Không có giải pháp khắc phục sự cố này.

Sự cố này đã được khắc phục trong Bản cập nhật 15.0 phiên bản 2 của lõi HDMI IP.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Stratix® V

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.