ID bài viết: 000085879 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 09/04/2021

Tại sao tôi nhận được dữ liệu đọc không chính xác từ RAM hai cổng đơn giản của tôi khi tín hiệu đồng hồ bật 1 bị đảo ngược?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Do có vấn đề trong Phần mềm phiên bản Intel® Quartus® Prime Pro phiên bản 19.3 trở lên, dữ liệu đọc RAM hai cổng đơn giản Intel Agilex 7 FPGA® M20K có thể không chính xác khi được định cấu hình như sau:

Port:

Đồng hồ1 bị đảo ngược

Thông số:

altera_syncram_component.intended_device_family = "Agilex"
altera_syncram_component.operation_mode = " DUAL_PORT"
altera_syncram_component.ram_block_type = "M20K"
altera_syncram_component.clock_enable_input_b = "BYPASS"
altera_syncram_component.clock_enable_output_b = "NORMAL"
altera_syncram_component.address_reg_b = "CLOCK1"
altera_syncram_component.outdata_reg_b = "CLOCK1"

 

Độ phân giải

Để giải quyết vấn đề này, tải xuống và cài đặt bản vá thích hợp.

Tải xuống và cài đặt Bản vá 0.31 sau cho Intel® Quartus® mềm Prime Phiên bản Pro v20.4:

Tải xuống và cài đặt Bản vá 0.02 sau đây cho Intel Quartus Mềm Prime Phiên bản Pro v21.1:

Sự cố này được khắc phục bắt đầu với phiên Intel Quartus Mềm Prime Pro phiên bản v21.2.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA và FPGA SoC Intel® Agilex™ 7

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.