ID bài viết: 000085875 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 20/07/2021

Tại sao mô phỏng RAM hai cổng của tôi Intel® FPGA IP hành vi đọc trong khi ghi không chính xác?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do có vấn đề trong Phần mềm Intel® Quartus® Prime Phiên bản Pro, bạn có thể thấy hành vi dữ liệu cũ không chính xác đối với các hoạt động đọc trong khi ghi khi dự kiến dữ liệu mới.

Sự cố này chỉ ảnh hưởng đến hành vi mô phỏng của RAM Intel® FPGA IP hai cổng với cấu hình sau cho Intel® Stratix® 10 thiết bị và Intel Agilex® thiết bị:

  • Loại khối RAM là MLAB
  • Địa chỉ đọc không được đăng ký
Độ phân giải

Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 21.3.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Intel® Stratix® 10 và FPGA SoC
FPGA và FPGA SoC Intel® Agilex™ 7

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.