ID bài viết: 000085870 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 05/01/2018

Tại sao Intel® Stratix® báo cáo EPE 10 hoặc QPA làm giảm điện năng DSP khi DSP được khởi tạo ở chế độ 27x27?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do có vấn đề trong EPE (Bộ ước tính công suất sớm) và QPA (Quartus Power Analyzer), bạn có thể thấy công suất DSP được đánh giá thấp khi DSP được khởi tạo ở chế độ 27x27 nhưng số đầu vào chỉ là 9 hoặc 12 bit. Hệ số nhân 9x9 và 12x12 được xử lý đúng trong các chế độ DSP khác.

Độ phân giải

Để giải quyết vấn đề này, khởi tạo DSP ở chế độ 18x18 khi số đầu vào là 9 hoặc 12 bit khi QPA và EPE cung cấp ước tính công suất chính xác trong chế độ 18x18.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® Stratix® 10 và FPGA SoC

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.