ID bài viết: 000085607 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 01/01/2015

Tại sao tín hiệu điện áp đầu ra không đơn sắc ở các cạnh tăng và xung của Kết thúc Trên Chip 1,8V SSTL 50 ohm (OCT) mà không có các mô hình IBIS hiệu chỉnh trong thiết bị Cyclone III?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Đã biết vấn đề với các mô hình IBIS thiết bị Cyclone® III cuối cùng trong đó tín hiệu điện áp đầu ra không đơn sắc ở các cạnh tăng và giảm nhiệt của Kết thúc Trên Chip 1.8V SSTL 50 ohm (OCT) mà không cần hiệu chỉnh. Tệp mô hình Cyclone III IBIS được sửa chữa có thể được tải xuống từ liên kết đưa ra dưới đây:

CIII_Corrected_IBIS_Model_2.ibs

Các mô hình IBIS bị ảnh hưởng và sửa chữa được liệt kê dưới đây:

- ttl18_cio_r50
- Ttl18_cio_r25
- Hstl18c1_cio_r50
- hstl18c2_cio_r25
- Sstl18c1_cio_r50
- Sstl18c2_cio_r25
- Dhstl18c1_cio_r50
- dsstl18c1_cio_r50

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Cyclone® III

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.