ID bài viết: 000085558 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 02/09/2012

Tại sao ODT DDR3 không thành công trong mô phỏng với denali?

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Trong Bộ điều khiển DDR3 SDRAM với chức năng ALTMEMPHY IP MegaCore® phiên bản 11.0 và cũ hơn, các lỗi ODT DDR3 có thể xảy ra trong mô phỏng với Denali.

Cấu hình bị ảnh hưởng

Sự cố này ảnh hưởng đến cấu hình DDR3 với DIMM không đệm, nhiều DIMM, bật ODT và một số khe lớn hơn 1.

Tác động thiết kế

Sự cố này có thể dẫn đến lỗi mô phỏng và cũng có thể dẫn đến hỏng dữ liệu trong phần cứng.

Trạng thái giải pháp

Sự cố này đã được khắc phục trong Bộ điều khiển DDR3 SDRAM với chức năng ALTMEMPHY IP MegaCore phiên bản 11.0 SP1.

Độ phân giải

Có hai giải pháp có thể khắc phục vấn đề này:

Tùy chọn 1: Mở tệp alt_mem_ddrx_controller_st_top.v và thêm 1 (clk) vào tệp phân bổ được sử dụng để dẫn xuất thông tin CFG_EXTRA_CTL_CLK_RD_TO_WR_DIFF_CHIP vùng CFG_EXTRA_CTL_CLK_WR_TO_RD_DIFF_CHIP.

Tùy chọn 2: Mở tệp được tạo _alt_mem_ddrx_controller_top.v và thay đổi giá trị CFG_READ_ODT_CHIP localparam thành 'h0 .

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.