ID bài viết: 000085334 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 11/09/2012

Lỗi (175020): Hạn chế bất hợp pháp của chân vào khu vực: không có vị trí hợp lệ trong khu vực

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
    Bộ điều khiển DDR3 SDRAM với IP FPGA Intel® UniPHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Trong Arria® V, một số cặp vi phân chỉ có một trong các tín hiệu trong nhóm DQ.

Khi một cặp khác biệt của loại này được sử dụng cho đồng hồ bộ nhớ trong UNIPHY IP, trong các bản phát hành phần mềm Quartus® II phiên bản 11.1, vị trí đó đạt được sự phù hợp thành công. Tuy nhiên, trong bản phát hành phần mềm Quartus II phiên bản 12.0, vị trí dẫn đến thông báo lỗi fitter sau:

Lỗi (175020): Hạn chế bất hợp pháp của chân vào khu vực: không có vị trí hợp lệ trong khu vực

Độ phân giải

Trong tệp UNIPHY IP xxx_addr_cmd_pads.v, tìm tuyên bố localparam của USE_ADDR_CMD_CPS_FOR_MEM_BK và thay đổi nó từ false sang true.

Biên dịch lại dự án.

Khuyến nghị về thời gian tối ưu là đặt cả hai chân của cặp vi phân đồng hồ bộ nhớ trong nhóm DQ, nhưng trong các phiên bản trong tương lai của phần mềm Quartus II, cũng nên đạt được sự phù hợp thành công khi chỉ có một chân trong nhóm DQ.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Arria® V và FPGA SoC
FPGA Arria® V GX

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.