ID bài viết: 000084984 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 18/07/2016

Hướng cổng không chính xác cho các thiết bị nhắm mục tiêu lõi IP SerialLite II Arria® V, Cyclone® V và Stratix® V

Môi Trường

  • Intel® Quartus® Prime Phiên bản Tiêu chuẩn
  • SerialLite II v18.1
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Lõi IP SerialLite II đặt sai hướng cho cổng err_rr_8berrdet làm cổng đầu ra. Sự cố này ảnh hưởng đến các thiết bị Arria® V, Cyclone® V và Stratix® V.

    Độ phân giải

    Để khắc phục sự cố này, thay đổi hướng của cổng err_rr_8berrdet để nhập và kết nối cổng vớicổng r x_errdetect đầu ra của bộ thu phát PHY tùy chỉnh.

    Sự cố này đã được khắc phục trong phiên bản 18.1 của lõi IP SerialLite II.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 8 sản phẩm

    FPGA Arria® V GT
    FPGA Arria® V GX
    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX
    FPGA Cyclone® V và FPGA SoC
    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.