ID bài viết: 000084664 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 17/04/2013

Độ rộng xung tối thiểu cho Hệ thống xử lý cứng Hệ thống lạnh và khởi động lại ấm (nPOR, nRST) trong các Cyclone V là gì?

Môi Trường

  • Đặt lại
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả Độ rộng xung tối thiểu cho Hệ thống bộ xử lý cứng các thiết lập lại lạnh và ấm (nPOR, nRST) là 6 chu kỳ xung nhịp 1 (osc1) trên thiết bị Cyclone® V. Phạm vi xung giờ osc1 là 10 - 50 MHz.
    Độ phân giải Thông tin này sẽ được thêm vào phiên bản tiếp theo của sổ tay Cyclone V.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA SoC Cyclone® V SE
    FPGA SoC Cyclone® V SX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.