ID bài viết: 000084537 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 28/06/2012

Thiết bị kiểm tra khách hàng RapidIO IP Core VHDL không mô phỏng được cho một số Arria biến V

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Điểm kiểm tra VHDL cho chức năng RapidIO MegaCore x1 5.00 Biến thể Gbaud nhắm vào một Arria V không thể mô phỏng. Lý do là cổng VHDL rx_errdetect chiều rộng sai.

Độ phân giải

Để tránh vấn đề này, sau khi bạn tạo RapidIO MegaCore function instance, thực hiện các bước sau:

  1. Mở tệp đã tạo my_rapidio_ip_core>_hookup.iv trong trình chỉnh sửa văn bản.
  2. Thay đổi độ rộng như trong hai tín hiệu VHDL sau khai báo:
  3. wire [3:0] rx_errdetect

    wire [3:0] sister_rx_errdetect

  4. Lưu và đóng tệp.
    Thiết bị kiểm tra của bạn giờ đây có thể mô phỏng thành công.

    Tham khảo RapidIO Thử nghiệm không thành công cho khách hàng IP Core Verilog HDL mô phỏng không thành công đối với một số Arria V biến thể với Tần số đồng hồ tham chiếu không phù hợp.

    Sự cố này đã được khắc phục trong phiên bản 12.0 của RapidIO MegaCore Chức năng.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    1

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.