ID bài viết: 000084514 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 26/01/2015

Tôi nên áp dụng những hạn chế thời gian nào cho tín hiệu đồng hồ được tạo ra từ bộ dao động nội bộ MAX®10?

Môi Trường

    Phần mềm Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Tùy thuộc vào cấu hình của bộ® dao động nội bộ Tối đa, bạn nên áp dụng một trong hai hạn chế thời gian dưới đây:

Đối với cài đặt Tần số đồng hồ 116MHz:

create_clock -name test -period 116MHz [get_pins -compatibility {<path to instancve>|int_osc_0|oscillator_dut|clkout}]

Đối với cài đặt Tần số đồng hồ là 55MHz:

create_clock -name test -period 55MHz [get_pins -compatibility {<path to instancve>|int_osc_0|oscillator_dut|clkout}]

Độ phân giải

Hạn chế này sẽ tự động được thêm vào trong bản phát hành phần mềm Quartus® II trong tương lai.

Sự cố này đã được khắc phục Intel® Quartus® mềm phiên bản 15.0

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® MAX® 10

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.