Trong bảng 2 của AN141, có hai cấu hình địa chỉ SDRAM được hiển thị, 8x11 và 10x12. Trong mỗi cấu hình, các bit ở hàng trên cùng chỉ ra địa chỉ hàng và các bit ở hàng dưới cho biết địa chỉ cột.
Bit địa chỉ của bộ điều khiển SDRAM của thiết bị EPXA luôn được ánh xạ theo thứ tự sau bắt đầu từ bit 2:
- Địa chỉ cột
- Địa chỉ ngân hàng
- Địa chỉ hàng
Bit địa chỉ 1..0 được sử dụng để giải mã mặt nạ byte cho phép chân DQM[3.0]