ID bài viết: 000084263 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 11/09/2012

Làm cách nào để giám sát chân RY/BY của thiết bị flash AM29LV128 trên bo mạch phát triển Nios®, phiên bản Stratix® II từ trong ứng dụng Stratix II của tôi?

Môi Trường

  • Bộ xử lý Intel® Nios® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả Để sử dụng đầu ra RY/BY của thiết bị flash trong một thiết kế chạy trên bo mạch phát triển Nios, phiên bản Stratix II thực hiện theo hướng dẫn dưới đây:

    1. Thêm chân đầu vào vào thiết kế config_controller nằm trong thư mục cài đặt \examples\\bo mạch phát triển
    2. Gán chân đầu vào mới cho vị trí 35 trên thiết bị EPM7128.
    3. Biên dịch lại thiết kế trong công cụ Quartus® II. Thiết bị EPM7128 sẽ kết nối ba trạng thái với chân RY/BY của flash.
    4. Lập trình thiết bị EPM7128 trên bo mạch Stratix II với tệp POF được tạo ra trong bước trên.
    5. Mở thiết kế Quartus II mà bạn đang nhắm mục tiêu đến bo mạch Stratix II.
    6. Vào Trình chỉnh sửa bài tập và thêm tùy chọn "Điện trở kéo yếu" cho chân RY/BY.

    Sau khi thực hiện các bước trên, bạn có thể truy cập đầu ra RY/BY của flash trong thiết kế Stratix II của mình.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Stratix® II

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.