ID bài viết: 000084117 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 20/11/2013

Tại sao bộ công cụ gỡ lỗi EMIF treo trong 12.0SP2?

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả Trong phần mềm Quartus® II phiên bản 12.0SP2, tính năng theo dõi DQS được kích hoạt cho các bộ điều khiển DDR3 hoạt động trên 533MHz ở Stratix® V và 450MHz trong Arria® V. Khi bật theo dõi DQS, trình quản lý theo dõi bộ tuần tự (sequencer_trk_mgr.sv) được tạo ra để kiểm soát theo dõi. Có vấn đề trong tệp sequencer_trk_mgr.sv cfg_num_dqs trong đó tín hiệu chỉ 3 bit và có thể hỗ trợ tối đa 7 nhóm DQS. Đối với giao diện DDR3 là 64-bit (8 nhóm DQS) hoặc 128-bit (16 nhóm DQS), trình quản lý theo dõi bộ tuần tự sẽ khóa khiến GUI Bộ công cụ gỡ lỗi EMIF bị treo.
Độ phân giải

Để ngăn GUI Bộ công cụ gỡ lỗi EMIF treo, hãy triển khai các giải pháp sau:

  1. Mở tệp sequencer_trk_mgr.sv trong trình chỉnh sửa văn bản
  2. Tìm kiếm tài cfg_num_dqs và thay đổi khai báo từ:
    logic [2:0] cfg_num_dqs;
    Để
    logic [AVL_DATA_WIDTH - 1:0] cfg_num_dqs;
  3. Biên dịch lại thiết kế. Bộ công cụ gỡ lỗi EMIF nên chạy mà không bị treo.

Vấn đề này đã được khắc phục với phần mềm Quartus II phiên bản 12.1.

Các sản phẩm liên quan

Bài viết này áp dụng cho 12 sản phẩm

FPGA SoC Arria® V SX
FPGA Stratix® V GT
FPGA Stratix® IV E
FPGA Stratix® IV GT
FPGA Stratix® IV GX
FPGA Stratix® V E
FPGA Stratix® V GS
FPGA Stratix® V GX
FPGA Arria® V GT
FPGA Arria® V GX
FPGA Arria® V GZ
FPGA SoC Arria® V ST

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.