ID bài viết: 000083777 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 15/02/2013

Các tín hiệu lõi rx_cal_busy tx_cal_busy RapidIO II có hướng sai

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Trong phiên bản ban đầu của lõi IP RapidIO II, giao rx_cal_busy tiếp và tx_cal_busy tín hiệu được khai báo sai dưới dạng tín hiệu đầu vào. Các tín hiệu này nên là tín hiệu đầu ra của lõi IP.

Độ phân giải

Để khắc phục vấn đề này trong biến thể lõi RapidIO II IP của bạn, hãy chỉnh sửa tệp tin cấp cao nhất biến>.v và tệp mô phỏng cấp cao nhất biến>_sim/ biến>.v, hoặc trong các tệp .vhd tương ứng, để khai báo các tệp này tín hiệu dưới dạng tín hiệu đầu ra. Các tuyên bố là chính xác trong RapidIO Mô-đun bên trong lõi II IP.

Sự cố này đã được khắc phục trong phiên bản 12.1 SP1 của RapidIO II Chức năng MegaCore.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.