ID bài viết: 000083762 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 18/06/2012

Tùy chọn bật DQS# Phải được bật cho Giao diện LPDDR2

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Vấn đề này ảnh hưởng đến các sản phẩm LPDDR2.

    Giao diện LPDDR2 chỉ hỗ trợ tín hiệu DQS vi phân. Tùy chọn DQS# Enable trên tab Tham số Bộ nhớ trong trình chỉnh sửa tham số phải được bật.

    Độ phân giải

    Giải pháp cho vấn đề này là đảm bảo rằng bạn luôn bật tùy chọn DQS# Enable cho giao diện LPDDR2.

    Vấn đề này sẽ được khắc phục trong một phiên bản trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA Arria® V và FPGA SoC
    FPGA Cyclone® V và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.