Sự cố quan trọng
Trong Tệp giới hạn thiết kế Synopsys (.sdc)
cho chức năng CPRI MegaCore, đồng clk_ex_delay hồ
khoảng thời gian được chỉ định không chính xác cho một số biến thể chức năng CPRI MegaCore.
Vấn đề này ảnh hưởng đến tất cả các biến thể chức năng CPRI MegaCore sử dụng lệnh .sdc mặc định. Trong các cấu hình bị ảnh hưởng, Đo độ trễ Rx mở rộng không chính xác.
Chỉnh sửa .sdc với các giá trị chính xác cho một
Tỷ lệ M/N là 128/127 hoặc 64/63. Trong lệnh create_clock
cho đồng hồ clk_ex_delay , thay đổi tham -period số thành
giá trị khoảng thời gian đồng hồ thích hợp được hiển thị trong bảng dưới đây.
| Tốc độ dòng CPRI (Mbps) | Xung xung hệ thống (MHz) | Đồng hồ đo độ trễ Rx mở rộng (clk_ex_delay) | |||||
| M/N = 128/127 | M/N = 64/63 | ||||||
| Tần số (MHz) | Thời gian xung giờ (ns) | Chu kỳ công suất (ns) | Tần số (MHz) | Thời gian xung giờ (ns) | Chu kỳ công suất (ns) | ||
| 614.4 | 15.36 | 15.24 | 65.617 | 32.809 | 15.12 | 66.138 | 33.069 |
| 1228.8 | 30.72 | 30.48 | 32.808 | 16.404 | 30.24 | 33.069 | 16.535 |
| 2457.6 | 61.44 | 60.96 | 16.404 | 8.202 | 60.48 | 16.534 | 8.267 |
| 3072.0 | 76.80 | 76.20 | 13.123 | 6.562 | 75.60 | 13.228 | 6.614 |
| 4915.2 | 122.88 | 121.92 | 8.202 | 4.101 | 120.96 | 8.267 | 4.134 |
| 6144.0 | 153.60 | 152.40 | 6.562 | 3.281 | 151.20 | 6.614 | 3.307 |
Sự cố này đã được khắc phục trong phiên bản 10.1 của chức năng CPRI MegaCore.