ID bài viết: 000083308 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 27/02/2014

Quy tắc C101: Đồng hồ kiểm soát phải được thực hiện theo sơ đồ tiêu chuẩn Altera

Môi Trường

    Phần mềm Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Bạn có thể thấy cảnh báo sau khi chạy công cụ Trợ giúp Thiết kế trong phần mềm Quartus® II trên thiết kế HPS đã biên dịch của bạn.

Quy tắc C101: Đồng hồ kiểm soát phải được thực hiện theo sơ đồ tiêu chuẩn Altera; <Hệ thống phân cấp>:altdq_dqs2_inst|DQSBUSOUT

Độ phân giải

Cảnh báo này được mong đợi và có thể được bỏ qua một cách an toàn.

Các sản phẩm liên quan

Bài viết này áp dụng cho 6 sản phẩm

FPGA Arria® V GT
FPGA SoC Cyclone® V SX
FPGA SoC Cyclone® V ST
FPGA SoC Cyclone® V SE
FPGA SoC Arria® V ST
FPGA SoC Arria® V SX

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.