ID bài viết: 000082846 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 18/06/2012

Thiết kế mẫu mô phỏng thất bại và đưa ra cảnh báo

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • Mô phỏng
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Vấn đề này ảnh hưởng đến DDR2 và DDR3, LPDDR2, QDR II và RLDRAM Sản phẩm II.

    Thiết kế ví dụ mô phỏng có thể ngừng phản hồi và sự cố các cảnh báo tương tự như sau:

    # 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst now matches with specified clock frequency. # 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst. Specified input period is 2500 ps but actual is 3750 ps

    Độ phân giải

    Giải pháp khắc phục sự cố này như sau:

    1. Trong trình chỉnh sửa văn bản, mở ví dụ mô phỏng thiết kế tệp cấp cao nhất (ví dụ: corename_example_sim.v).
    2. Trong ví dụ mô phỏng thiết kế tập tin cấp cao nhất, thay đổi tốc độ đồng hồ tham chiếu BFM để khớp với tần số bắt buộc trong MHz.
    3. Ví dụ, đối với trường pll_ref_clk hợp , thay altera_avalon_clock_sourcethế.CLOCK_RATE (32)

      Với

    .CLOCK_RATE (32.765)

    Vấn đề này sẽ được khắc phục trong một phiên bản trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.