Sự cố quan trọng
Vấn đề này ảnh hưởng đến DDR2 và DDR3, LPDDR2, QDR II và RLDRAM Sản phẩm II.
Thiết kế ví dụ mô phỏng có thể ngừng phản hồi và sự cố các cảnh báo tương tự như sau:
# 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst
now matches with specified clock frequency.
# 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst.
Specified input period is 2500 ps but actual is 3750 ps
Giải pháp khắc phục sự cố này như sau:
- Trong trình chỉnh sửa văn bản, mở ví dụ mô phỏng thiết kế tệp cấp cao nhất (ví dụ: corename_example_sim.v).
- Trong ví dụ mô phỏng thiết kế tập tin cấp cao nhất, thay đổi tốc độ đồng hồ tham chiếu BFM để khớp với tần số bắt buộc trong MHz.
Ví dụ, đối với trường pll_ref_clk
hợp , thay altera_avalon_clock_source
thế.CLOCK_RATE
(32)
Với
.CLOCK_RATE (32.765)
Vấn đề này sẽ được khắc phục trong một phiên bản trong tương lai.