ID bài viết: 000082607 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 27/08/2014

Tại sao báo cáo thiết kế Arria II GX của tôi vi phạm thời gian tối thiểu trên đồng hồ JTAG?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả Do có vấn đề trong phần mềm Quartus® II, thiết kế Arria® II GX có thể báo cáo các vi phạm thời gian tối thiểu trên đồng hồ JTAG. Vấn đề này là do mô hình thời gian không chính xác chỉ định khoảng thời gian tối thiểu 100 ns thay vì giới hạn thực tế là 30 ns.
Độ phân giải Nếu khoảng thời gian cho đồng hồ JTAG của bạn lớn hơn hoặc bằng 30 ns, bạn có thể bỏ qua vi phạm này một cách an toàn.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Arria® II GX FPGA

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.