ID bài viết: 000082222 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 26/09/2018

Làm cách nào để phân biệt giữa tình trạng lỗi cục bộ và dữ liệu RX hợp lệ khi sử dụng IP cứng E-Tile Stratix® 10 cho IP FPGA Ethernet được định cấu hình ở trạng thái PCS FEC mà không có MAC?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Phần mềm Quartus® Prime phiên bản 18.1 trở về trước, o_rx_pcs_fully_aligned tín hiệu không được hiển thị bên ngoài IP cứng E-Tile Stratix® 10 cho IP FPGA Ethernet khi được định cấu hình ở trạng thái PCS FEC mà không có MAC.

    Độ phân giải

    Để khắc phục sự cố này, người dùng phải giải mã đúng cổng RX MII để xác định tình trạng lỗi cục bộ. Đoạn mã giả dưới đây minh họa một bộ giải mã như vậy:

    Nếu (mii_data == 0x9C000001) (

    • mẫu lỗi cục bộ nhận được trên mii_data (RX)

    • lỗi từ xa được mong đợi trên dữ liệu nối tiếp TX

    )

    else if (mii_data != 0x9C000001 &&; mii_valid==1)

    • mii_data là khối XGMII hợp lệ

    else if (mii_data != 0x9C000001 &&; mii_valid==0)

    • bỏ qua mii_data vì nó không phải là dữ liệu XGMII hợp lệ

    Kết thúc

    Sự cố này dự kiến sẽ được khắc phục trong bản phát hành trong tương lai của Phần mềm Quartus® Prime.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Stratix® 10 TX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.