ID bài viết: 000082187 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 11/09/2012

Tại sao đa vòng cài đặt cho các đường dẫn từ [get_keepers {*| PCIeCore_core:wrapper|altpcie_hip_pipen1b:altpcie_hip_pipen1b_inst|tl_cfg_ctl[*]}] giống như đa vòng chứa?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Bạn có thể thấy cảnh báo sau trong phần Thiết lập/Giữ tính nhất quán đa chu kỳ của báo cáo Thời gian kiểm tra khi bạn biên dịch một thiết kế nhắm mục tiêu đến dòng thiết bị Stratix® IV GX hoặc HardCopy® IV GX có chứa IP cứng cho PCI Express® trong phần mềm Quartus® II phiên bản 11.1 hoặc trước đó. Có bao gồm hạn chế đa vòng trong tệp SDC cho khối IP cứng.

    ; - từ [get_keepers {*| PCIeCore_core:wrapper|altpcie_hip_pipen1b:altpcie_hip_pipen1b_inst|tl_cfg_ctl[*]}] ; Đa vòng cài đặt cho đường dẫn này giống như giữ đa vòng.

    Cảnh báo có thể được bỏ qua một cách an toàn vì những hạn chế đó có cùng cài đặt và giữ các giá trị đa vòng theo thiết kế.

    Cảnh báo này được lên lịch sẽ được ngăn chặn trong phiên bản phần mềm Quartus II trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA Stratix® IV GX
    Thiết bị ASIC HardCopy™ IV GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.