ID bài viết: 000081961 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 31/12/2013

Có yêu cầu bổ sung nào khi thực hiện cấu hình lại động của CMU PLL với tốc độ dữ liệu trên 4Gbps trong Arria thiết bị V GX ES không?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Có thể, khi thực hiện cấu hình lại động của CMU PLL lên tốc độ dữ liệu trên 4Gbps trong các thiết bị Arria® V GX ES, bạn cần thực hiện các giao dịch bổ sung để hoàn thành trình tự cấu hình lại.

Các mã bổ trợ sau cung cấp một ví dụ về trình tự giao dịch bổ sung cần thiết trên giao diện quản lý bộ điều khiển cấu hình lại.

  1. write_reg(0x030, 5); Chọn địa chỉ logic của CMU PLL ie 5
  2. write_reg(0x033, 0); Ghi 0 vào thanh ghi địa chỉ
  3. write_reg(0x034, 0); Ghi 0 vào đăng ký dữ liệu
  4. write_reg(0x032, 1); Kích hoạt hoạt động ghi

Tham khảo Arria V ES Errata để biết các yêu cầu khác khi vận hành CMU PLL trên tốc độ dữ liệu 4Gbps.

Trình tự bổ sung này không bắt buộc đối với các Arria thiết bị sản xuất V GX

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Arria® V và FPGA SoC
FPGA Arria® V GX

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.