ID bài viết: 000081556 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 28/07/2015

Lỗi: domain_0_default_slave: altera_error_response_slave hỗ trợ tạo cho mô phỏng VHDL

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do vấn đề với phần mềm Quartus® II phiên bản 15.0 (chỉ windows), các hệ thống Qsys bao gồm IP altera_error_response_slave, không thể tạo ra các mô hình và testsdl mô hình mô phỏng VHDL.

Độ phân giải

 

Để giải quyết vấn đề này, Verilog nên được sử dụng cho Mô phỏng.

Vấn đề này sẽ được khắc phục trong phiên bản phần mềm QuartusII trong tương lai.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.