ID bài viết: 000081522 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 18/11/2011

PLL Master cần thiết cho mô phỏng PLL Slave cho giao diện bộ nhớ ngoài UniPHY

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
    PLL
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Thiết kế mô phỏng ví dụ (được tạo trong thư _example_design\simulation mục) không hoạt động chính xác nếu lõi được tham số hóa với PLL Chế độ chia sẻ = Chế độ nô lệ, Chia sẻ DLL = Thụ động, hoặc Chế độ chia sẻ OCT = Thụ động.

Độ phân giải

Giải pháp cho vấn đề này là đảm bảo rằng khởi tạo chính được cung cấp để điều khiển nô lệ. Để làm điều này, hãy làm theo các bước sau (a Ví dụ về PLL được hiển thị):

  1. Tạo ra một giây, cùng tham số hóa, Lõi IP với Chế độ chia sẻ PLL được đặt thành Chính.
  2. Khởi tạo thủ công lõi IP thứ hai ở cấp cao nhất tập tin về thiết kế ví dụ của lõi nô lệ, _example_design\simulation_example_sim.v.
  3. Kết nối bậc thầy và người phụ nữ bằng cách theo dõi PLL thông thường chia sẻ luồng.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.