ID bài viết: 000081108 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 31/12/2013

Tại sao tôi thấy các hành vi vi phạm thời gian khi sử dụng máy tính mềm Arria V 10GBaseR PHY?

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
    Đồng hồ
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do sự cố trong phần mềm Quartus® II phiên bản 13.0, bạn có thể thấy thiết lập hoặc tổ chức vi phạm thời gian trong logic PCS mềm khi sử dụng thiết bị Arria® V 10GBaseR PHY. Điều này là do việc quảng bá đồng hồ PMA cho Mạng đồng hồ toàn cầu giới thiệu nghiêng đồng hồ.

Độ phân giải

Để khắc phục các vi phạm thời gian, bạn có thể thêm các bài tập QSF sau vào thiết kế của mình.

  • set_instance_assignment -name GLOBAL_SIGNAL "PERIPRIRY CLOCK" -to *altera_xcvr_10gbaser*av_rx_pma|clkdivrx
  • set_instance_assignment -name GLOBAL_SIGNAL "PERIPRIRY CLOCK" -to *altera_xcvr_10gbaser*av_tx_pma|clkdivtx

Vấn đề này sẽ được khắc phục trong phiên bản phần mềm Quartus II trong tương lai.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Arria® V và FPGA SoC
FPGA Arria® V GT

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.