ID bài viết: 000081004 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 27/08/2013

Có vấn đề nào với hành vi tín hiệu "rx_dpa_locked" trong mô phỏng cấp cổng Modelsim với phần mềm Quartus II phiên bản 9.1 không?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Có thể, nếu bạn bật tính năng hiệu chỉnh PLL trong altlvds MegaWizard™ cho các thiết bị Stratix® III trong phần mềm Quartus® II phiên bản 9.1, tín hiệu "rx_dpa_locked" có thể sẽ không bao giờ đi đến 'cao' trong mô phỏng cấp cổng Modelsim. Đây không phải là đại diện của hành vi thiết bị thực tế.

    Độ phân giải

    Sự cố này đã được khắc phục trong phần mềm Quartus II phiên bản 10.0.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Stratix® III

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.