ID bài viết: 000080958 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 31/07/2017

Tại sao xung nhịp đầu ra Intel® Arria® 10 IOPLL thẳng hàng với cạnh rơi chứ không phải cạnh tăng của xung nhịp tham chiếu?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP FPGA Intel® IOPLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Phần mềm Quartus® Prime, mô hình mô phỏng IOPLL sẽ hiển thị cạnh của xung nhịp đầu ra được căn chỉnh với cạnh rơi của đồng hồ tham chiếu, không phải cạnh tăng của đồng hồ tham chiếu.

    Độ phân giải

    Đây không phải là hành vi mà bạn sẽ thấy trong silicon. Nó là một lỗi trong mô hình mô phỏng và không ảnh hưởng đến phần cứng. TimeQuest sẽ phân tích thời gian liên quan đến cạnh tăng của đồng hồ tham chiếu.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.