ID bài viết: 000080814 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 19/12/2018

Lỗi (20263): Vị trí không tìm ra giải pháp pháp lý cho XXXX LAB, X M20K và X DSP trong các vị trí từ (X, X) đến (XXX, XXX).

Môi Trường

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Bạn có thể thấy lỗi này trong phiên bản Intel® Quartus® Prime Pro phiên bản 18.1 khi biên dịch cho các thiết bị Intel® Stratix® 10 có mức sử dụng cao hoặc số lượng lớn các khu vực khóa logic.

    Độ phân giải

    Các mô hình sau đây có thể giúp đặt thiết kế:

    set_global_assignment -name của GLOBAL_PLACEMENT_EFFORT "TỐI ƯU HÓA ĐỂ TẬN DỤNG CAO"

    Tác vụ này tự động được bao gồm trong bản Intel® Quartus® Prime Pro phiên bản 18.1 Bản cập nhật 1 và mới hơn.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Intel® Stratix® 10 FPGAs and SoC FPGAs

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.