ID bài viết: 000080584 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 11/09/2012

Có vấn đề nào đã biết khi sử dụng altdq_dqs siêu chức năng như chế độ RLDRAMII trong Quartus II 11.1SP2 không?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Có. Khi bạn sử dụng altdq_dqs siêu chức năng và đặt "chế độ RLDRAMII" là "x18" hoặc "x36" trong trang Cài đặt tham số, bạn có thể thấy độ rộng cổng của dqs_bus_out trong tệp trên cùng IP không khớp nhau.

Khai báo hiệu dqs_bus_out tập tin trên cùng IP là

đầu ra[0:0] dqs_bus_out;

 

Tuyên bố dự kiến về việc dqs_bus_out hành phải là:  

đầu ra[1:0] dqs_bus_out;

 

Để giải quyết, vui lòng thay đổi chiều rộng cổng của phần cứng dqs_bus_out thủ công. Vấn đề này sẽ được khắc phục trong Quartus® Phiên bản phần mềm II trong tương lai.
Độ phân giải

Thay đổi

đầu ra[0:0] dqs_bus_out;

 

Để

 

đầu ra[1:0] dqs_bus_out;

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Stratix® IV GX

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.