ID bài viết: 000080474 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 16/07/2019

Lỗi nội bộ: Hệ thống con: VPR20KMAIN, Tập tin: /quartus/fitter/vpr20k/vpr_common/cluster_greedy.c, Dòng: 3682

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do sự cố trong Phần mềm Quartus® Prime Standard Edition phiên bản 18.1, bạn có thể thấy lỗi nội bộ này khi biên dịch thiết kế khởi tạo một hoặc nhiều Khối điều khiển đồng hồ (ALTCLKCTRL).

Sự cố này xảy ra khi nhắm mục tiêu thiết bị Cyclone® V.

Độ phân giải

Để khắc phục lỗi này, hãy tháo Khối Điều khiển Đồng hồ (ALTCLKCTRL) khỏi thiết kế và tự động điều chỉnh thiết kế.

Sự cố này được khắc phục bắt đầu từ Phần mềm Quartus® Prime Standard Edition phiên bản 19.1.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Cyclone® V và FPGA SoC

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.