ID bài viết: 000080329 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 07/11/2014

Lỗi (21180): Không tìm thấy cài đặt pháp lý cho nút PLL "interlaken_inst|sv_pma:inst_sv_pma|sv_rx_pma:rx_pma.sv_rx_pma_inst|rx_pmas[0].rx_pma.rx_cdr" với tần số đồng hồ tham chiếu "500.0 MHz" và tần số đồng hồ đầu ra "6250.00004 MHz"

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • IP FPGA Intel® Truyền trực tiếp Lite III nối tiếp
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do một lỗi trong phần mềm Quartus® II phiên bản 14.0, bạn có thể thấy lỗi Fitter ở trên khi biên dịch IP Seriallite III cho các thiết bị Stratix® V sử dụng tốc độ dữ liệu 12,5Gbps và tần số xung nhịp tham chiếu bộ thu phát là 500MHz.

    Độ phân giải

    Bạn có thể trích xuất các tham số sau đây từ tệp RTL cấp cao nhất của IP Seriallite III 13.1.4 và sau đó chuyển chúng sang phiên bản IP 14.0 Seriallite III.
                                                                           
    reference_clock_frequency => "312.500000 MHz",
    pll_ref_freq => "500,0 MHz",
    data_rate => "12500.00000 Mbps"

    Các kết hợp tần số REFCLK và tốc độ dữ liệu khác cho IP Seriallite III cũng có thể tạo ra lỗi Fitter ở trên.  Có thể áp dụng cùng một giải pháp bằng cách trích xuất các tham số từ phiên bản 13.1.4 và chuyển chúng sang phiên bản IP 14.0 Seriallite III.
                                                                           
    Sự cố này đã được khắc phục trong phần mềm Quartus® II 14.1 trở đi.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Stratix® V GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.