ID bài viết: 000080322 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 07/05/2014

Các thiết Arria® V GX có hỗ trợ tùy chọn Rate Match FIFO khi trình căn chỉnh từ ở chế độ căn chỉnh thủ công và giao diện PMA-PCS rộng 20 bit không?

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Có thể, Arria® V GX hỗ trợ tùy chọn Rate Match FIFO khi trình căn chỉnh từ ở chế độ căn chỉnh thủ công và giao diện PMA-PCS rộng 20 bit.

Do nhầm lẫn trong Hình 5-6 của Cấu hình Tùy chỉnh Bộ thu phát trong sổ tay thiết bị Arria® V (PDF), FIFO Tỷ lệ phù hợp được hiển thị là bị vô hiệu hóa.

Độ phân giải

Sự cố này được khắc phục bắt đầu với Cấu hình Khách hàng Bộ thu phát trong Sổ tay Thiết bị Arria® V (ngày 30 tháng 9 năm 2014).

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Arria® V GX
FPGA SoC Arria® V SX

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.