ID bài viết: 000080079 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 03/12/2014

Tại sao các bit mở Arria chế độ DDR4 4 (MR4) được đặt không chính xác?

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả Có một vấn đề đã được biết đến trong phần mềm Quartus® II phiên bản 13.1 Arria 10 trong đó các bit mở đầu đọc/ghi DDR4 được đặt không chính xác.
Độ phân giải Vấn đề đã được khắc phục trong phần mềm Quartus II phiên bản 14.0 Arria phiên bản 10.

Các sản phẩm liên quan

Bài viết này áp dụng cho 3 sản phẩm

FPGA Intel® Arria® 10 GX
FPGA Intel® Arria® 10 GT
FPGA SoC Intel® Arria® 10 SX

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.