ID bài viết: 000079982 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 15/04/2015

Cảnh báo quan trọng (21196): Bạn sẽ nhận được cảnh báo quan trọng này cho phiên bản IP Giao diện kỹ thuật số nối tiếp (SDI) II vì kết nối không đúng cách của đầu vào xung nhịp song song của Bộ phát (tx_pclk).

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Bạn sẽ nhận được cảnh báo quan trọng dưới đây cho phiên bản IP Giao diện kỹ thuật số nối tiếp (SDI) II do kết nối không đúng cách của đầu vào xung nhịp song song của Bộ phát (tx_pclk).

 

Cảnh báo quan trọng (21196): Nguồn Coreclk từ phiên bản IP |altera_xcvr_native_av:u_phy|av_xcvr_native:gen_native_inst.av_xcvr_native_insts[0].gen_bonded_group_native.av_xcvr_native_inst|av_pcs:inst_av_pcs|av_pcs_ch:ch[0].inst_av_pcs_ch|av_hssi_8g_tx_pcs_rbc: inst_av_hssi_8g_tx_pcs|wys không có nguồn 0 ppm giống nhau đối với đồng hồ bên trong PCS vì không thể kết nối được với coreclk đầu vào kênh Máy phát.

Độ phân giải

Để tránh cảnh báo quan trọng này, đầu vào đồng hồ Song song (tx_pclk) của IP SDI II phải được điều khiển bởi tín hiệu đầu ra xung nhịp PLL cho bộ thu phát cứng (tx_clkout) như được nêu trong Hướng dẫn Sử dụng IP SDI II (Liên kết).

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.