ID bài viết: 000079939 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 25/03/2013

Lỗi nội bộ: Hệ thống con: ASMPLL, Tập tin: /quartus/comp/asmpll/asmpll_28nm.cpp, Dòng: 231

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong phần mềm Quartus® II phiên bản 12.0, bạn có thể thấy lỗi này nếu mã HDL của bạn thực hiện PLL ở chế độ bình thường hoặc đồng bộ nguồn và ổ đĩa đầu ra đồng hồ ngoài. Vấn đề này ảnh hưởng đến các thiết kế Stratix® các thiết bị Stratix® V, Arria® V Cyclone® V.

    Độ phân giải

    Để giải quyết vấn đề này, không sử dụng chế độ đồng bộ nguồn hoặc bình thường và đồng thời đầu ra đồng hồ ngoài.

    Vấn đề đã được khắc phục bắt đầu với phần mềm Quartus II phiên bản 12.0 SP1.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 14 sản phẩm

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Stratix® V GX
    FPGA Stratix® V GT
    FPGA Cyclone® V GX
    FPGA Stratix® V GS
    FPGA SoC Arria® V SX
    FPGA SoC Cyclone® V ST
    FPGA SoC Arria® V ST
    FPGA Arria® V GX
    FPGA Arria® V GT
    FPGA Cyclone® V E
    FPGA Stratix® V E
    FPGA SoC Cyclone® V SE

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.