ID bài viết: 000079862 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 17/06/2014

Có mối quan tâm nào về thời gian DDR sử dụng IP Altera EMIF (Giao diện bộ nhớ ngoài) nếu thiết kế của tôi không thể kiểm tra tuân thủ DCD (Biến dạng Chu kỳ Nhiệm vụ) không?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Nếu thiết kế của bạn không thể kiểm tra tuân thủ DCD, chức năng hệ thống vẫn có thể được đảm bảo qua PVT (Quy trình, Điện áp và Nhiệt độ) nếu những điều sau đây đúng:

Tất cả các tham số thời gian bộ nhớ được đặt chính xác trong EMIF IP GUI (Giao diện Người dùng Đồ họa), theo cấp tốc độ bộ nhớ và tham khảo bảng dữ liệu của nhà cung cấp bộ nhớ

Tất cả các hiệu ứng cấp bo mạch được nhập chính xác trong tab Cài đặt bo mạch. Bạn phải sử dụng HyperLynx hoặc một trình mô phỏng tương tự để có được những giá trị này là đại diện cho bo mạch của bạn.

Phân tích thời gian EMIF trong thiết kế của bạn là lợi nhuận tích cực từ Phân tích Thời gian TimeQuest

  • Phân tích thời gian giao diện bộ nhớ ngoài phần mềm Altera Quartus® II là một phân tích cấp hệ thống đầy đủ bao gồm các hiệu ứng PCB như ISI, SSI, FPGA các hiệu ứng như mô hình tăng/giảm trên DQ/DQS/CK cũng như DCD và các hiệu ứng thiết bị bộ nhớ như tDQSQ, tQH, tDS, tDH, tIS, tIH, tDQSCK, hiệu chỉnh bộ nhớ.
Độ phân giải

 

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.