ID bài viết: 000079642 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 11/09/2012

Tại sao không có báo cáo thời gian phục hồi và gỡ bỏ cho thiết kế giao diện bộ nhớ của tôi bị hạn chế với DTW (Trình hướng dẫn thời gian DDR)?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Có thể không có báo cáo khôi phục và gỡ bỏ cho thiết kế như vậy nếu bạn chưa cắt đường dẫn sau trong thiết kế.

Để kiểm tra xem đây có thể là vấn đề hay không, trước tiên kiểm tra xem đường dẫn sau có bị cắt hay không bằng một trong các phương pháp sau:

  • Đối với Trình phân tích Thời gian Cổ điển, mở Trình chỉnh sửa bài tập trong phần mềm Quartus® II |dqs_io~regout và đảm bảo các nút kết thúc bằng trong cột Từ có tập tin Đường dẫn Thời gian Cắt được đặt thành Bật. Nên có một bài tập cho mỗi nhóm DQS.
  • Đối với TimeQuest Timing Analyzer, sử dụng tác vụ Report SDC và kiểm tra báo cáo False Path .

Lưu ý rằng tên nút có thể khác nhau tùy thuộc vào tên bạn sử dụng cho bộ điều khiển. Ví dụ về tên đầy đủ của nút như sau: my_core:my_core_ddr_sdram| my_core_auk_ddr_sdram:my_core_auk_ddr_sdram_inst|my_core_auk_ddr_datapath:ddr_io| my_core_auk_ddr_dqs_group:\g_datapath:1:g_ddr_io|dqs_io~regout

my_core là tên của biến thể của bộ điều khiển và "g_datapath:0" cho biết đánh số nhóm DQS.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Stratix® II

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.