ID bài viết: 000079429 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 15/11/2011

Bộ mem_cq_n đồng hồ không được sử dụng cho giao diện QDR Arria V Cyclone V

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Trong Bộ điều khiển QDR II và QDR II SRAM với nhắm mục tiêu UniPHY Arria V hoặc Cyclone V, với độ trễ đọc không bằng 2, không sử dụng đồng hồ mem_cq_n miễn phí để chụp, do đó chân không được sử dụng.

Trong trường hợp độ trễ đọc bằng 2, mem_cq_n hãy phục vụ khi đồng hồ chụp và mem_cq không được sử dụng.

Vấn đề này ảnh hưởng đến việc nhắm mục tiêu Bộ điều khiển QDR II và QDR II SRAM Arria V và Cyclone V, khi độ trễ đọc không bằng 2.

Độ phân giải

Không có giải pháp khắc phục sự cố này.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Arria® V và FPGA SoC
FPGA Cyclone® V và FPGA SoC

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.