ID bài viết: 000079100 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 31/01/2013

Làm cách nào để suy ra trình bổ sung trước trong Khối DSP Chính xác Thay đổi của thiết Cyclone V?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Để suy ra trình bổ sung trước trong Khối DSP Chính xác Thay đổi của các dòng thiết bị Arria® V, Cyclone® V và Stratix® V, hãy đảm bảo thay đổi kích thước đầu vào dữ liệu của bạn sang trình bổ sung trước một bit bổ sung để tính toán thực hiện trong chức năng tiện ích bổ sung trước.

Độ phân giải

Để xem ví dụ về giao diện của nó, hãy sử dụng các mẫu phần mềm Quartus II có sẵn từ Edit > Insert Template... > VHDL > Thiết kế đầy đủ > Tính năng DSP > số học (Stratix-V, Arria-V và Cyclone-V).  Chọn một trong những mẫu nhân có số nhân từ trình bổ sung trước, ví dụ nhân với một mẫu Toán công cụ bổ sung từ mẫu Trình bổ sung trước.

Các mẫu tương tự này cũng có sẵn thông qua các mẫu Verilog.

Các sản phẩm liên quan

Bài viết này áp dụng cho 9 sản phẩm

FPGA Cyclone® V GT
FPGA Stratix® V GX
FPGA Stratix® V E
FPGA Cyclone® V GX
FPGA Stratix® V GT
FPGA Stratix® V GS
FPGA Arria® V GX
FPGA Arria® V GZ
FPGA Arria® V GT

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.