ID bài viết: 000079098 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 20/11/2015

Ánh xạ chân không chính xác cho DDR3 LRDIMM và LPDDR3 Arria EMIF 10

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Sự cố này ảnh hưởng đến giao diện DDR3 LRDIMM và LPDDR3 trên Arria 10 thiết bị.

DDR3 LRDIMM

Đối với giao diện DDR3 LRDIMM sử dụng DDR3 Chương trình 5: Địa chỉ LRDIMM /sơ đồ chân lệnh, IP gán không chính xác các chân vào chỉ mục chân trong ngân hàng I/O như sau:

Pin Index PAR_0 47 ALERT_N_0 46 CK_N_1 11 CK_1 10

Các bài tập chỉ mục chân đến chân trên không chính xác. Các các bài tập chính xác như sau:

Pin Index PAR_0 11 ALERT_N_0 10 CK_N_1 47 CK_1 46

LPDDR3

Đối với giao diện LPDDR3 sử dụng Sơ đồ LPDDR3 1 địa chỉ/lược đồ chân lệnh, IP không chính xác gán chân cho chỉ số chân trong ngân hàng I/O như sau:

Pin Index CK_N_3 34 CK_3 33 CK_N_2 32 CK_2 31

Việc gán chỉ mục chân-ghim ở trên không chính xác. Đúng các bài tập như sau:

Pin Index CK_N_3 35 CK_3 34 CK_N_2 33 CK_2 32
Độ phân giải

Cách khắc phục sự cố này là áp dụng chân chính xác Tập.

Sự cố này đã được khắc phục trong phiên bản 15.1.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.