ID bài viết: 000078787 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 14/11/2013

Cảnh báo quan trọng (10169): Cảnh báo HDL Verilog tại alt_mem_ddrx_controller.v(495): cổng và khai báo dữ liệu cho cổng mảng "afi_rrank" & "afi_wrank" không xác định phạm vi tương tự cho từng chiều

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả Bạn có thể thấy cảnh báo quan trọng này khi triển khai giao diện DDR2 SDRAM sử dụng Bộ điều khiển hiệu năng cao DDR2 SDRAM II với IP ALTMEMPHY phiên bản 12.0. Có một sự không phù hợp với các khai afi_rrank báo kích afi_wrank thước cổng do tham số không được thông qua một cách chính xác. Tuy nhiên, nó sẽ không ảnh hưởng đến chức năng afi_rrank vì và không afi_wrank được sử dụng trong bộ điều khiển DDR2.
    Độ phân giải

    Vấn đề này đã được khắc phục với phần mềm Quartus II phiên bản 12.1 trở lên.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 10 sản phẩm

    FPGA Arria® II GX
    FPGA Cyclone® III
    FPGA Cyclone® III LS
    FPGA Cyclone® IV E
    FPGA Cyclone® IV GX
    FPGA Stratix® III
    FPGA Stratix® IV E
    FPGA Stratix® IV GT
    FPGA Stratix® IV GX
    FPGA Arria® II GZ

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.