Sự cố quan trọng
Khi không sử dụng GPU, bộ thu lõi DISPLAYPort IP hỗ trợ LINK_QUAL_PATTERN_SET tại địa chỉ DPCD 1.1 (00102h) thay thế trong số địa chỉ DPCD 1.2 (0010Bh - 0010Eh).
Vấn đề này có thể gây ra thử nghiệm CTS lớp vật lý (PHY) thất bại.
Để tránh vấn đề này, hãy đặt giá trị LINK_QUAL_PATTERN_SET sử dụng Địa chỉ DPCD 00102h hoặc bật Điều khiển Enable GPU.
Sự cố này đã được khắc phục trong phiên bản 14.1 của DisplayPort Lõi IP.