ID bài viết: 000078622 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 19/12/2014

Lỗi trong mô phỏng sau phù hợp của Giao diện EMIF trên thiết bị Arria V Cyclone V

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • Mô phỏng
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Sự cố này ảnh hưởng đến tất cả các giao diện bộ nhớ ngoài Arria Thiết bị V Cyclone V.

    Các thiết kế chứa giao diện bộ nhớ ngoài có thể gặp phải lỗi mô phỏng trong quá trình mô phỏng hậu phù hợp của Verilog hoặc VHDL, trên các Arria V hoặc Cyclone V.

    Độ phân giải

    Giải pháp cho vấn đề này là không sử dụng mô phỏng hậu phù hợp.

    Vấn đề này sẽ được khắc phục trong một phiên bản trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA Arria® V và FPGA SoC
    FPGA Cyclone® V và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.