ID bài viết: 000078622 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 19/12/2014

Lỗi trong mô phỏng sau phù hợp của Giao diện EMIF trên thiết bị Arria V Cyclone V

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
    Mô phỏng
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Sự cố này ảnh hưởng đến tất cả các giao diện bộ nhớ ngoài Arria Thiết bị V Cyclone V.

Các thiết kế chứa giao diện bộ nhớ ngoài có thể gặp phải lỗi mô phỏng trong quá trình mô phỏng hậu phù hợp của Verilog hoặc VHDL, trên các Arria V hoặc Cyclone V.

Độ phân giải

Giải pháp cho vấn đề này là không sử dụng mô phỏng hậu phù hợp.

Vấn đề này sẽ được khắc phục trong một phiên bản trong tương lai.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Arria® V và FPGA SoC
FPGA Cyclone® V và FPGA SoC

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.