ID bài viết: 000078445 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 15/08/2012

Làm cách nào để tính dải địa chỉ được UniPHY DDR2 hoặc IP Giao diện Bộ nhớ ngoài DDR3 hỗ trợ?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Trong bảng thông số bộ nhớ DDR2 hoặc DDR3 IP megawizard ->, các tham số địa chỉ có thể định cấu hình [phút, tối đa] là: - 

    Địa chỉ hàng - [12, 16]

    Địa chỉ cột - [8, 12]

    Địa chỉ ngân hàng - [2, 3]

    Chip select - [1, 4]     (đối với DIMM/SO-DIMM không đệm, đây cũng là số bậc.)

    Nếu bạn chọn một giá trị bất hợp pháp cho bất kỳ tham số địa chỉ nào, nó sẽ hiển thị màu đỏ và bạn sẽ không thể tạo IP.

    Số lượng vị trí có thể giải quyết là 2^địa chỉ * 2^địa chỉ * 2^ * < số bậc>

    Số lượng vị trí có thể truy cập tối đa hiện là 2^16 * 2^12* 2^3 * 4 = 8G

    Nhân số vị trí địa chỉ bằng số byte trong độ rộng dữ liệu giao diện để có được tổng số Byte G. Ví dụ: nếu bạn có độ rộng giao diện 16 bit (2 byte), không gian địa chỉ tối đa là 8G * 2 = 16G byte.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 6 sản phẩm

    FPGA Stratix® V GX
    FPGA Cyclone® V GX
    FPGA Arria® V GX
    FPGA Stratix® IV GX
    FPGA Stratix® III
    FPGA Arria® II GZ

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.