ID bài viết: 000078151 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 20/11/2015

Vi phạm Thời gian Có thể xảy ra với Ping Pong PHY trên Arria 10

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Sự cố này ảnh hưởng đến giao diện DDR3 và DDR4 bằng cách sử dụng Ping Tính năng Pong PHY trên Arria 10 thiết bị.

Thiết lập thời gian vi phạm để chuyển từ hard thứ cấp bộ điều khiển bộ nhớ đến logic lõi có thể xảy ra trong các giao diện bằng cách sử dụng Instantiate hai bộ điều khiển chia sẻ tùy chọn Ping-Pong PHY , ở bộ nhớ tần số đồng hồ nhanh hơn 1067MHz.

Độ phân giải

Giải pháp khắc phục sự cố này là chỉ định bộ nhớ chậm hơn tần số đồng hồ.

Sự cố này đã được khắc phục trong phiên bản 15.1.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® Arria® 10 và FPGA SoC

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.