Sự cố quan trọng
Sự cố này ảnh hưởng đến giao diện DDR3 và DDR4 bằng cách sử dụng Ping Tính năng Pong PHY trên Arria 10 thiết bị.
Thiết lập thời gian vi phạm để chuyển từ hard thứ cấp bộ điều khiển bộ nhớ đến logic lõi có thể xảy ra trong các giao diện bằng cách sử dụng Instantiate hai bộ điều khiển chia sẻ tùy chọn Ping-Pong PHY , ở bộ nhớ tần số đồng hồ nhanh hơn 1067MHz.
Giải pháp khắc phục sự cố này là chỉ định bộ nhớ chậm hơn tần số đồng hồ.
Sự cố này đã được khắc phục trong phiên bản 15.1.