ID bài viết: 000077985 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 01/01/2015

Phần mềm Quartus II 13.0 phát hành một thông báo cảnh báo cho Cyclone vị trí pad I/O V

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • I O
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Phiên bản phần mềm Quartus® II 13.0 không bao gồm theo hai quy tắc hạn chế I/O đối với Cyclone® V:

    • I/O đơn kết thúc thành I/O vi phân thực sự hạn chế vị trí
    • Hạn chế sử dụng I/O SSTL một kết thúc/cho các ngân hàng có I/O vi phân thực sự
    Độ phân giải

    Vấn đề này đã được khắc phục trong gói dịch vụ phát hành phần mềm 13.0 Quartus II 1 và tất cả các bản phát hành tiếp theo của phần mềm Quartus II.

    Nếu sử dụng bản phát hành phần mềm 13.0 Quartus II, khi ngân hàng I/O chứa các chân I/O vi phân thực sự sử dụng LVTTL, LVCMOS hoặc chân SSTL hoặc HSTL không chấm dứt, hãy tham khảo Hướng dẫn Kết nối chân dòng thiết bị Cyclone V cho các giới hạn độ mạnh của ổ đĩa chân đầu ra một kết thúc duy nhất. Liên hệ với mySupport để biết thêm các yêu cầu về vị trí chân.

    Không cần giải quyết khi:

    • Ngân hàng I/O chứa các chân I/O vi phân thực không có chân LVTTL hoặc LVCMOS kết thúc đơn, hoặc
    • Ngân hàng I/O chứa các chân I/O vi phân thực đã chấm dứt các chân SSTL hoặc HSTL I/O và việc chấm dứt có thể xảy ra trên hoặc ngoài chip.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Cyclone® V và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.