ID bài viết: 000077960 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 29/06/2014

Tại sao chuyển mạch ATX PLL REFCLK không hoạt động trong mô phỏng khi sử dụng PHY tùy chỉnh Stratix V GX hoặc Độ trễ thấp trong Phần mềm Quartus II phiên bản 12.0?

Môi Trường

    PLL
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do có lỗi trong mô hình mô phỏng, bộ chuyển mạch ATX PLL REFCLK không hoạt động khi sử dụng PHY tùy chỉnh hoặc độ trễ thấp của Stratix® V GX trong Phần mềm Quartus® II phiên bản 12.0.

Độ phân giải

Để giải quyết vấn đề này, bạn có thể tạm thời chọn CMU PLL trong PHY MegaWizard™ để mô phỏng chuyển mạch REFCLK.

Vấn đề này sẽ được khắc phục trong phiên bản tương lai của Quartus.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Stratix® V GX
FPGA Stratix® V

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.