Sự cố quan trọng
Đối với các biến thể chế độ liên kết với làn trên mỗi thiết bị chuyển đổi (L) lớn hơn 6, bạn sẽ gặp phải lỗi sau đây khi tạo tập tin mô phỏng:
Error: No valid setting found for the specified output frequency ( MHz), pma width() and Master CGB division factor(1). Your selection of Bandwidth setting may also contribute to this issue.
Đối với các biến thể chế độ không liên kết với L>6, bạn có thể bắt gặp một mô phỏng Thất bại.
Thiết bị kiểm tra lõi IP hiện có thực hiện liên kết nhận xét phản hồi PLL cấu hình cho chế độ liên kết, và cấu hình liên kết x1 cho chế độ không liên kết. Bạn phải tái tạo PLL ATX từ Danh mục IP và thay đổi cấu hình liên kết đến liên kết x6/xN cho chế độ liên kết, hoặc liên kết xN cho chế độ không liên kết.
Vấn đề này ảnh hưởng đến bộ kiểm tra lõi IP JESD204B nhắm mục Arria 10 Thiết bị.
Tạo bộ thu phát Arria 10 ATX từ Danh mục IP với các mục sau cài đặt tham số:
Băng thông: trung bình
Tần số đầu ra PLL: < tốc độ dữ liệu>/2
Tần số đồng hồ tham chiếu số nguyên PLL: < tốc độ >/20 (đối với hard PCS), tỷ < dữ liệu >/40 (đối với PCS mềm)
Chọn Bao gồm Khối Tạo Đồng hồ Chính
Đối với chế độ liên kết, chọn Bật cổng đầu ra đồng hồ liên kết, PMA độ rộng giao diện = 20 (đối với PCS cứng) hoặc độ rộng giao diện PMA = 40 (dành cho Mềm Máy tính cá nhân)
Đối với chế độ không liên kết, chọn Bật đầu ra đồng hồ tốc độ cao không liên kết x6/xN Port
Để biết chi tiết về việc triển khai chế độ liên kết, vui lòng tham khảo Bộ thu phát Arria 10 PHY Hướng dẫn Sử dụng, "Thực hiện Chế độ Liên kết x6/xN" và "Triển khai Cấu hình Không liên kết xN đa kênh" Chủ đề.
Vấn đề này sẽ được khắc phục trong bản phát hành trong tương lai.