Khi bạn triển khai Bộ điều khiển Bộ nhớ cứng DDR3L (HMC) và Hệ thống Bộ xử lý cứng DDR3L (HPS) trong một dự án sử dụng thiết bị Arria® V ST trong phần mềm Quartus® II phiên bản 13.0SP1, bạn có thể thấy các thông báo lỗi sau trong giai đoạn bộ điều hợp biên dịch.
Lỗi (175001): Không thể đặt HPHY
Lỗi (175006): Không thể tìm đường dẫn giữa HPHY và chân đích
Thông báo lỗi cho biết bạn không thể đặt HMC vào vị trí pháp lý. Nhưng khi bạn biên dịch DDR3L HMC hoặc DDR3L HPS độc lập, bộ phù hợp thành công cho biết vị trí chân cho HMC và HPS là chính xác.
Thông báo lỗi không chỉ ra nguyên nhân chính cho vấn đề này. Bạn có thể thấy lỗi phù hợp hơn sau đây khi thêm các bài tập vị trí chân chuyên dụng vào tất cả tín hiệu giao diện cho DDR3L HMC và DDR3L HPS.
Lỗi (175020): Hạn chế bất hợp pháp của chân vào khu vực (xx, xx) đến (xx, xx): không có vị trí hợp lệ trong khu vực
Lỗi (175005): Không tìm được vị trí có: OCT_CAL_BLOCK_ID 1 (1 vị trí bị ảnh hưởng)
Không nên tương tác giữa HMC OCT và HPS OCT.
Để giải quyết vấn đề này, thêm một bài tập "TERMINATION_CONTROL_BLOCK " vào tín hiệu mem_reset_n của DDR3L HMC trong . Tập tin QSF và sau đó bộ chỉnh nên thành công.
set_instance_assignment -name TERMINATION_CONTROL_BLOCK "|altera_mem_if_oct_arriav:oct0|sd1a_0" -to mem_reset_n